Bipolar transistor epilayer design using the MAIDS mixed-level simulator.
Leo C. N. de VreedeHenk C. de GraaffJoost A. WillemenWibo D. van NoortRik JosLawrence E. LarsonJan W. SlotboomJoseph L. TauritzPublished in: IEEE J. Solid State Circuits (1999)